|  | /* | 
|  | * Copyright 2025 NXP | 
|  | * | 
|  | * SPDX-License-Identifier: Apache-2.0 | 
|  | */ | 
|  |  | 
|  | #include <arm/armv8-m.dtsi> | 
|  | #include <dt-bindings/i2c/i2c.h> | 
|  | #include <zephyr/dt-bindings/clock/imx943_clock.h> | 
|  | #include <zephyr/dt-bindings/ethernet/dsa_tag_proto.h> | 
|  | #include <mem.h> | 
|  | #include <freq.h> | 
|  |  | 
|  | / { | 
|  | cpus { | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  |  | 
|  | cpu0:cpu@0 { | 
|  | device_type = "cpu"; | 
|  | compatible = "arm,cortex-m33"; | 
|  | cpu-power-states = <&wait &stop &suspend>; | 
|  | reg = <0>; | 
|  | clock-frequency = <DT_FREQ_M(333)>; | 
|  |  | 
|  | #address-cells = <1>; | 
|  | #size-cells = <1>; | 
|  |  | 
|  | mpu: mpu@e000ed90 { | 
|  | compatible = "arm,armv8m-mpu"; | 
|  | reg = <0xe000ed90 0x40>; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | power-states { | 
|  | wait: power-state-wait { | 
|  | compatible = "zephyr,power-state"; | 
|  | power-state-name = "runtime-idle"; | 
|  | min-residency-us = <100>; | 
|  | exit-latency-us = <50>; | 
|  | }; | 
|  |  | 
|  | stop: power-state-stop { | 
|  | compatible = "zephyr,power-state"; | 
|  | power-state-name = "suspend-to-idle"; | 
|  | min-residency-us = <1000>; | 
|  | exit-latency-us = <200>; | 
|  | }; | 
|  |  | 
|  | suspend: power-state-suspend { | 
|  | compatible = "zephyr,power-state"; | 
|  | power-state-name = "standby"; | 
|  | min-residency-us = <5000>; | 
|  | exit-latency-us = <1000>; | 
|  | }; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | reserved-memory { | 
|  | #address-cells = <1>; | 
|  | #size-cells = <1>; | 
|  |  | 
|  | scmi_shmem0: memory@44721000 { | 
|  | compatible = "arm,scmi-shmem"; | 
|  | reg = <0x44721000 0x80>; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | firmware { | 
|  | scmi { | 
|  | compatible = "arm,scmi"; | 
|  | shmem = <&scmi_shmem0>; | 
|  | mboxes = <&mu8 0>; | 
|  | mbox-names = "tx"; | 
|  |  | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  |  | 
|  | scmi_devpd: protocol@11 { | 
|  | compatible = "arm,scmi-power"; | 
|  | reg = <0x11>; | 
|  | #power-domain-cells = <1>; | 
|  | }; | 
|  |  | 
|  | scmi_clk: protocol@14 { | 
|  | compatible = "arm,scmi-clock"; | 
|  | reg = <0x14>; | 
|  | #clock-cells = <1>; | 
|  | }; | 
|  |  | 
|  | scmi_iomuxc: protocol@19 { | 
|  | compatible = "arm,scmi-pinctrl"; | 
|  | reg = <0x19>; | 
|  |  | 
|  | pinctrl: pinctrl { | 
|  | compatible = "nxp,imx943-pinctrl", "nxp,imx93-pinctrl"; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | scmi_cpu: protocol@82 { | 
|  | compatible = "nxp,scmi-cpu"; | 
|  | reg = <0x82>; | 
|  | }; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | soc { | 
|  | itcm: itcm@ffc0000 { | 
|  | compatible = "nxp,imx-itcm"; | 
|  | reg = <0xffc0000 DT_SIZE_K(256)>; | 
|  | }; | 
|  |  | 
|  | dtcm: dtcm@20000000 { | 
|  | compatible = "nxp,imx-dtcm"; | 
|  | reg = <0x20000000 DT_SIZE_K(256)>; | 
|  | }; | 
|  |  | 
|  | lpi2c3: i2c@42530000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x42530000 0x4000>; | 
|  | interrupts = <67 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C3>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c4: i2c@42540000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x42540000 0x4000>; | 
|  | interrupts = <68 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C4>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart3: serial@42570000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42570000 DT_SIZE_K(64)>; | 
|  | interrupts = <74 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART3>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart4: serial@42580000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42580000 DT_SIZE_K(64)>; | 
|  | interrupts = <75 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART4>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart5: serial@42590000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42590000 DT_SIZE_K(64)>; | 
|  | interrupts = <76 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART5>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart6: serial@425a0000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x425a0000 DT_SIZE_K(64)>; | 
|  | interrupts = <77 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART6>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart7: serial@42690000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42690000 DT_SIZE_K(64)>; | 
|  | interrupts = <78 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART7>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart8: serial@426a0000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x426a0000 DT_SIZE_K(64)>; | 
|  | interrupts = <79 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART8>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c5: i2c@426b0000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x426b0000 0x4000>; | 
|  | interrupts = <108 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C5>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c6: i2c@426c0000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x426c0000 0x4000>; | 
|  | interrupts = <109 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C6>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c7: i2c@426d0000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x426d0000 0x4000>; | 
|  | interrupts = <110 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C7>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c8: i2c@426e0000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x426e0000 0x4000>; | 
|  | interrupts = <111 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C8>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart9: serial@42a50000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42a50000 DT_SIZE_K(64)>; | 
|  | interrupts = <80 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART9>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart10: serial@42a60000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42a60000 DT_SIZE_K(64)>; | 
|  | interrupts = <81 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART10>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart11: serial@42a70000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42a70000 DT_SIZE_K(64)>; | 
|  | interrupts = <82 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART11>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart12: serial@42a80000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x42a80000 DT_SIZE_K(64)>; | 
|  | interrupts = <83 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART12>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | flexio1: flexio@425c0000 { | 
|  | compatible = "nxp,flexio"; | 
|  | reg = <0x425c0000 DT_SIZE_K(4)>; | 
|  | interrupts = <48 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_FLEXIO1>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | flexio2: flexio@425d0000 { | 
|  | compatible = "nxp,flexio"; | 
|  | reg = <0x425d0000 DT_SIZE_K(4)>; | 
|  | interrupts = <49 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_FLEXIO2>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | flexio3: flexio@4d100000 { | 
|  | compatible = "nxp,flexio"; | 
|  | reg = <0x4d100000 DT_SIZE_K(4)>; | 
|  | interrupts = <50 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_FLEXIO3>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | flexio4: flexio@4d110000 { | 
|  | compatible = "nxp,flexio"; | 
|  | reg = <0x4d110000 DT_SIZE_K(4)>; | 
|  | interrupts = <51 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_FLEXIO4>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio2: gpio@43810000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43810000 DT_SIZE_K(64)>; | 
|  | interrupts = <54 0>, <55 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <32>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio3: gpio@43820000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43820000 DT_SIZE_K(64)>; | 
|  | interrupts = <56 0>, <57 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <26>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio4: gpio@43840000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43840000 DT_SIZE_K(64)>; | 
|  | interrupts = <58 0>, <59 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <32>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio5: gpio@43850000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43850000 DT_SIZE_K(64)>; | 
|  | interrupts = <60 0>, <61 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <32>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio6: gpio@43860000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43860000 DT_SIZE_K(64)>; | 
|  | interrupts = <62 0>, <63 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <32>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | gpio7: gpio@43870000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x43870000 DT_SIZE_K(64)>; | 
|  | interrupts = <64 0>, <65 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <28>; | 
|  | gpio-reserved-ranges = <10 6>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c1: i2c@44340000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x44340000 0x4000>; | 
|  | interrupts = <15 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C1>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpi2c2: i2c@44350000 { | 
|  | compatible = "nxp,lpi2c"; | 
|  | clock-frequency = <I2C_BITRATE_STANDARD>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | reg = <0x44350000 0x4000>; | 
|  | interrupts = <16 0>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPI2C2>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart1: serial@44380000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x44380000 DT_SIZE_K(64)>; | 
|  | interrupts = <21 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART1>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | lpuart2: serial@44390000 { | 
|  | compatible = "nxp,imx-lpuart", "nxp,lpuart"; | 
|  | reg = <0x44390000 DT_SIZE_K(64)>; | 
|  | interrupts = <22 3>; | 
|  | clocks = <&scmi_clk IMX943_CLK_LPUART2>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | mu8: mbox@44720000 { | 
|  | compatible = "nxp,mbox-imx-mu"; | 
|  | reg = <0x44720000 DT_SIZE_K(64)>; | 
|  | interrupts = <273 0>; | 
|  | #mbox-cells = <1>; | 
|  | }; | 
|  |  | 
|  | gpio1: gpio@47400000 { | 
|  | compatible = "nxp,imx-rgpio"; | 
|  | reg = <0x47400000 DT_SIZE_K(64)>; | 
|  | interrupts = <12 0>, <13 0>; | 
|  | gpio-controller; | 
|  | #gpio-cells = <2>; | 
|  | ngpios = <16>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | netc: ethernet { | 
|  | compatible = "nxp,imx-netc"; | 
|  | interrupts = <294 0>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <1>; | 
|  | ranges; | 
|  |  | 
|  | enetc_psi0: ethernet@4cc80000 { | 
|  | compatible = "nxp,imx-netc-psi"; | 
|  | reg = <0x4cc80000 0x10000>, | 
|  | <0x4cb00000 0x1000>; | 
|  | reg-names = "port", "pfconfig"; | 
|  | mac-index = <0>; | 
|  | si-index = <0>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | enetc_psi1: ethernet@4ccc0000 { | 
|  | compatible = "nxp,imx-netc-psi"; | 
|  | reg = <0x4ccc0000 0x10000>, | 
|  | <0x4cb40000 0x1000>; | 
|  | reg-names = "port", "pfconfig"; | 
|  | mac-index = <1>; | 
|  | si-index = <1>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | enetc_psi2: ethernet@4cd00000 { | 
|  | compatible = "nxp,imx-netc-psi"; | 
|  | reg = <0x4cd00000 0x10000>, | 
|  | <0x4cb80000 0x1000>; | 
|  | reg-names = "port", "pfconfig"; | 
|  | mac-index = <2>; | 
|  | si-index = <2>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | /* Internal port */ | 
|  | enetc_psi3: ethernet@4cd40000 { | 
|  | compatible = "nxp,imx-netc-psi"; | 
|  | reg = <0x4cd40000 0x10000>, | 
|  | <0x4ca00000 0x1000>; | 
|  | reg-names = "port", "pfconfig"; | 
|  | mac-index = <3>; | 
|  | si-index = <3>; | 
|  | phy-connection-type = "internal"; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | netc_ptp_clock0: ptp_clock@4cd80000 { | 
|  | compatible = "nxp,netc-ptp-clock"; | 
|  | reg = <0x4cd80000 0x10000>; | 
|  | clocks = <&scmi_clk IMX943_CLK_ENET>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | netc_ptp_clock1: ptp_clock@4cda0000 { | 
|  | compatible = "nxp,netc-ptp-clock"; | 
|  | reg = <0x4cda0000 0x10000>; | 
|  | clocks = <&scmi_clk IMX943_CLK_ENET>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | netc_ptp_clock2: ptp_clock@4cdc0000 { | 
|  | compatible = "nxp,netc-ptp-clock"; | 
|  | reg = <0x4cdc0000 0x10000>; | 
|  | clocks = <&scmi_clk IMX943_CLK_ENET>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | emdio: mdio@4cde0000 { | 
|  | compatible = "nxp,imx-netc-emdio"; | 
|  | reg = <0x4cde0000 0x10000>, | 
|  | <0x4cbc0000 0x40000>; | 
|  | reg-names = "basic", "pfconfig"; | 
|  | clocks = <&scmi_clk IMX943_CLK_ENET>; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | netc_switch: switch@4cc00000 { | 
|  | compatible = "nxp,netc-switch"; | 
|  | reg = <0x4cc00000 0x40000>, | 
|  | <0x4ca02000 0x1000>; | 
|  | reg-names = "base", "pfconfig"; | 
|  | status = "disabled"; | 
|  | #address-cells = <1>; | 
|  | #size-cells = <0>; | 
|  |  | 
|  | switch_port0: switch_port@0 { | 
|  | compatible = "zephyr,dsa-port"; | 
|  | reg = <0>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | switch_port1: switch_port@1 { | 
|  | compatible = "zephyr,dsa-port"; | 
|  | reg = <1>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | /* Parallel interface is muxed with enetc_psi0. */ | 
|  | switch_port2: switch_port@2 { | 
|  | compatible = "zephyr,dsa-port"; | 
|  | reg = <2>; | 
|  | status = "disabled"; | 
|  | }; | 
|  |  | 
|  | /* Internal port */ | 
|  | switch_port3: switch_port@3 { | 
|  | compatible = "zephyr,dsa-port"; | 
|  | reg = <3>; | 
|  | ethernet = <&enetc_psi3>; | 
|  | phy-connection-type = "internal"; | 
|  | dsa-tag-protocol = <DSA_TAG_PROTO_NETC>; | 
|  | status = "disabled"; | 
|  | }; | 
|  | }; | 
|  | }; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | &nvic { | 
|  | arm,num-irq-priority-bits = <4>; | 
|  | }; | 
|  |  | 
|  | /* | 
|  | * GPIO pinmux options. These options define the pinmux settings | 
|  | * for GPIO ports on the package, so that the GPIO driver can | 
|  | * select GPIO mux options during GPIO configuration. | 
|  | */ | 
|  |  | 
|  | &gpio1 { | 
|  | pinmux = <&iomuxc_i2c1_scl_gpio_io_gpio1_io0>, | 
|  | <&iomuxc_i2c1_sda_gpio_io_gpio1_io1>, | 
|  | <&iomuxc_i2c2_scl_gpio_io_gpio1_io2>, | 
|  | <&iomuxc_i2c2_sda_gpio_io_gpio1_io3>, | 
|  | <&iomuxc_uart1_rxd_gpio_io_gpio1_io4>, | 
|  | <&iomuxc_uart1_txd_gpio_io_gpio1_io5>, | 
|  | <&iomuxc_uart2_rxd_gpio_io_gpio1_io6>, | 
|  | <&iomuxc_uart2_txd_gpio_io_gpio1_io7>, | 
|  | <&iomuxc_pdm_clk_gpio_io_gpio1_io8>, | 
|  | <&iomuxc_pdm_bit_stream0_gpio_io_gpio1_io9>, | 
|  | <&iomuxc_pdm_bit_stream1_gpio_io_gpio1_io10>, | 
|  | <&iomuxc_sai1_txfs_gpio_io_gpio1_io11>, | 
|  | <&iomuxc_sai1_txc_gpio_io_gpio1_io12>, | 
|  | <&iomuxc_sai1_txd0_gpio_io_gpio1_io13>, | 
|  | <&iomuxc_sai1_rxd0_gpio_io_gpio1_io14>, | 
|  | <&iomuxc_wdog_any_gpio_io_gpio1_io15>; | 
|  | }; | 
|  |  | 
|  | &gpio2 { | 
|  | pinmux = <&iomuxc_gpio_io00_gpio_io_gpio2_io0>, | 
|  | <&iomuxc_gpio_io01_gpio_io_gpio2_io1>, | 
|  | <&iomuxc_gpio_io02_gpio_io_gpio2_io2>, | 
|  | <&iomuxc_gpio_io03_gpio_io_gpio2_io3>, | 
|  | <&iomuxc_gpio_io04_gpio_io_gpio2_io4>, | 
|  | <&iomuxc_gpio_io05_gpio_io_gpio2_io5>, | 
|  | <&iomuxc_gpio_io06_gpio_io_gpio2_io6>, | 
|  | <&iomuxc_gpio_io07_gpio_io_gpio2_io7>, | 
|  | <&iomuxc_gpio_io08_gpio_io_gpio2_io8>, | 
|  | <&iomuxc_gpio_io09_gpio_io_gpio2_io9>, | 
|  | <&iomuxc_gpio_io10_gpio_io_gpio2_io10>, | 
|  | <&iomuxc_gpio_io11_gpio_io_gpio2_io11>, | 
|  | <&iomuxc_gpio_io12_gpio_io_gpio2_io12>, | 
|  | <&iomuxc_gpio_io13_gpio_io_gpio2_io13>, | 
|  | <&iomuxc_gpio_io14_gpio_io_gpio2_io14>, | 
|  | <&iomuxc_gpio_io15_gpio_io_gpio2_io15>, | 
|  | <&iomuxc_gpio_io16_gpio_io_gpio2_io16>, | 
|  | <&iomuxc_gpio_io17_gpio_io_gpio2_io17>, | 
|  | <&iomuxc_gpio_io18_gpio_io_gpio2_io18>, | 
|  | <&iomuxc_gpio_io19_gpio_io_gpio2_io19>, | 
|  | <&iomuxc_gpio_io20_gpio_io_gpio2_io20>, | 
|  | <&iomuxc_gpio_io21_gpio_io_gpio2_io21>, | 
|  | <&iomuxc_gpio_io22_gpio_io_gpio2_io22>, | 
|  | <&iomuxc_gpio_io23_gpio_io_gpio2_io23>, | 
|  | <&iomuxc_gpio_io24_gpio_io_gpio2_io24>, | 
|  | <&iomuxc_gpio_io25_gpio_io_gpio2_io25>, | 
|  | <&iomuxc_gpio_io26_gpio_io_gpio2_io26>, | 
|  | <&iomuxc_gpio_io27_gpio_io_gpio2_io27>, | 
|  | <&iomuxc_gpio_io28_gpio_io_gpio2_io28>, | 
|  | <&iomuxc_gpio_io29_gpio_io_gpio2_io29>, | 
|  | <&iomuxc_gpio_io30_gpio_io_gpio2_io30>, | 
|  | <&iomuxc_gpio_io31_gpio_io_gpio2_io31>; | 
|  | }; | 
|  |  | 
|  | &gpio3 { | 
|  | pinmux = <&iomuxc_gpio_io32_gpio_io_gpio3_io0>, | 
|  | <&iomuxc_gpio_io33_gpio_io_gpio3_io1>, | 
|  | <&iomuxc_gpio_io34_gpio_io_gpio3_io2>, | 
|  | <&iomuxc_gpio_io35_gpio_io_gpio3_io3>, | 
|  | <&iomuxc_gpio_io36_gpio_io_gpio3_io4>, | 
|  | <&iomuxc_gpio_io37_gpio_io_gpio3_io5>, | 
|  | <&iomuxc_gpio_io38_gpio_io_gpio3_io6>, | 
|  | <&iomuxc_gpio_io39_gpio_io_gpio3_io7>, | 
|  | <&iomuxc_gpio_io40_gpio_io_gpio3_io8>, | 
|  | <&iomuxc_gpio_io41_gpio_io_gpio3_io9>, | 
|  | <&iomuxc_gpio_io42_gpio_io_gpio3_io10>, | 
|  | <&iomuxc_gpio_io43_gpio_io_gpio3_io11>, | 
|  | <&iomuxc_gpio_io44_gpio_io_gpio3_io12>, | 
|  | <&iomuxc_gpio_io45_gpio_io_gpio3_io13>, | 
|  | <&iomuxc_gpio_io46_gpio_io_gpio3_io14>, | 
|  | <&iomuxc_gpio_io47_gpio_io_gpio3_io15>, | 
|  | <&iomuxc_gpio_io48_gpio_io_gpio3_io16>, | 
|  | <&iomuxc_gpio_io49_gpio_io_gpio3_io17>, | 
|  | <&iomuxc_gpio_io50_gpio_io_gpio3_io18>, | 
|  | <&iomuxc_gpio_io51_gpio_io_gpio3_io19>, | 
|  | <&iomuxc_gpio_io52_gpio_io_gpio3_io20>, | 
|  | <&iomuxc_gpio_io53_gpio_io_gpio3_io21>, | 
|  | <&iomuxc_gpio_io54_gpio_io_gpio3_io22>, | 
|  | <&iomuxc_gpio_io55_gpio_io_gpio3_io23>, | 
|  | <&iomuxc_gpio_io56_gpio_io_gpio3_io24>, | 
|  | <&iomuxc_gpio_io57_gpio_io_gpio3_io25>; | 
|  | }; | 
|  |  | 
|  | &gpio4 { | 
|  | pinmux = <&iomuxc_ccm_clko1_gpio_io_gpio4_io0>, | 
|  | <&iomuxc_ccm_clko2_gpio_io_gpio4_io1>, | 
|  | <&iomuxc_ccm_clko3_gpio_io_gpio4_io2>, | 
|  | <&iomuxc_ccm_clko4_gpio_io_gpio4_io3>, | 
|  | <&iomuxc_dap_tdi_gpio_io_gpio4_io4>, | 
|  | <&iomuxc_dap_tms_swdio_gpio_io_gpio4_io5>, | 
|  | <&iomuxc_dap_tclk_swclk_gpio_io_gpio4_io6>, | 
|  | <&iomuxc_dap_tdo_traceswo_gpio_io_gpio4_io7>, | 
|  | <&iomuxc_sd1_clk_gpio_io_gpio4_io8>, | 
|  | <&iomuxc_sd1_cmd_gpio_io_gpio4_io9>, | 
|  | <&iomuxc_sd1_data0_gpio_io_gpio4_io10>, | 
|  | <&iomuxc_sd1_data1_gpio_io_gpio4_io11>, | 
|  | <&iomuxc_sd1_data2_gpio_io_gpio4_io12>, | 
|  | <&iomuxc_sd1_data3_gpio_io_gpio4_io13>, | 
|  | <&iomuxc_sd1_data4_gpio_io_gpio4_io14>, | 
|  | <&iomuxc_sd1_data5_gpio_io_gpio4_io15>, | 
|  | <&iomuxc_sd1_data6_gpio_io_gpio4_io16>, | 
|  | <&iomuxc_sd1_data7_gpio_io_gpio4_io17>, | 
|  | <&iomuxc_sd1_strobe_gpio_io_gpio4_io18>, | 
|  | <&iomuxc_sd2_vselect_gpio_io_gpio4_io19>, | 
|  | <&iomuxc_sd2_cd_b_gpio_io_gpio4_io20>, | 
|  | <&iomuxc_sd2_clk_gpio_io_gpio4_io21>, | 
|  | <&iomuxc_sd2_cmd_gpio_io_gpio4_io22>, | 
|  | <&iomuxc_sd2_data0_gpio_io_gpio4_io23>, | 
|  | <&iomuxc_sd2_data1_gpio_io_gpio4_io24>, | 
|  | <&iomuxc_sd2_data2_gpio_io_gpio4_io25>, | 
|  | <&iomuxc_sd2_data3_gpio_io_gpio4_io26>, | 
|  | <&iomuxc_sd2_reset_b_gpio_io_gpio4_io27>, | 
|  | <&iomuxc_sd2_gpio0_gpio_io_gpio4_io28>, | 
|  | <&iomuxc_sd2_gpio1_gpio_io_gpio4_io29>, | 
|  | <&iomuxc_sd2_gpio2_gpio_io_gpio4_io30>, | 
|  | <&iomuxc_sd2_gpio3_gpio_io_gpio4_io31>; | 
|  | }; | 
|  |  | 
|  | &gpio5 { | 
|  | pinmux = <&iomuxc_eth0_txd0_gpio_io_gpio5_io0>, | 
|  | <&iomuxc_eth0_txd1_gpio_io_gpio5_io1>, | 
|  | <&iomuxc_eth0_tx_en_gpio_io_gpio5_io2>, | 
|  | <&iomuxc_eth0_tx_clk_gpio_io_gpio5_io3>, | 
|  | <&iomuxc_eth0_rxd0_gpio_io_gpio5_io4>, | 
|  | <&iomuxc_eth0_rxd1_gpio_io_gpio5_io5>, | 
|  | <&iomuxc_eth0_rx_dv_gpio_io_gpio5_io6>, | 
|  | <&iomuxc_eth0_txd2_gpio_io_gpio5_io7>, | 
|  | <&iomuxc_eth0_txd3_gpio_io_gpio5_io8>, | 
|  | <&iomuxc_eth0_rxd2_gpio_io_gpio5_io9>, | 
|  | <&iomuxc_eth0_rxd3_gpio_io_gpio5_io10>, | 
|  | <&iomuxc_eth0_rx_clk_gpio_io_gpio5_io11>, | 
|  | <&iomuxc_eth0_rx_er_gpio_io_gpio5_io12>, | 
|  | <&iomuxc_eth0_tx_er_gpio_io_gpio5_io13>, | 
|  | <&iomuxc_eth0_crs_gpio_io_gpio5_io14>, | 
|  | <&iomuxc_eth0_col_gpio_io_gpio5_io15>, | 
|  | <&iomuxc_eth1_txd0_gpio_io_gpio5_io16>, | 
|  | <&iomuxc_eth1_txd1_gpio_io_gpio5_io17>, | 
|  | <&iomuxc_eth1_tx_en_gpio_io_gpio5_io18>, | 
|  | <&iomuxc_eth1_tx_clk_gpio_io_gpio5_io19>, | 
|  | <&iomuxc_eth1_rxd0_gpio_io_gpio5_io20>, | 
|  | <&iomuxc_eth1_rxd1_gpio_io_gpio5_io21>, | 
|  | <&iomuxc_eth1_rx_dv_gpio_io_gpio5_io22>, | 
|  | <&iomuxc_eth1_txd2_gpio_io_gpio5_io23>, | 
|  | <&iomuxc_eth1_txd3_gpio_io_gpio5_io24>, | 
|  | <&iomuxc_eth1_rxd2_gpio_io_gpio5_io25>, | 
|  | <&iomuxc_eth1_rxd3_gpio_io_gpio5_io26>, | 
|  | <&iomuxc_eth1_rx_clk_gpio_io_gpio5_io27>, | 
|  | <&iomuxc_eth1_rx_er_gpio_io_gpio5_io28>, | 
|  | <&iomuxc_eth1_tx_er_gpio_io_gpio5_io29>, | 
|  | <&iomuxc_eth1_crs_gpio_io_gpio5_io30>, | 
|  | <&iomuxc_eth1_col_gpio_io_gpio5_io31>; | 
|  | }; | 
|  |  | 
|  | &gpio6 { | 
|  | pinmux = <&iomuxc_eth2_mdc_gpio1_gpio_io_gpio6_io0>, | 
|  | <&iomuxc_eth2_mdio_gpio2_gpio_io_gpio6_io1>, | 
|  | <&iomuxc_eth2_txd3_gpio_io_gpio6_io2>, | 
|  | <&iomuxc_eth2_txd2_gpio_io_gpio6_io3>, | 
|  | <&iomuxc_eth2_txd1_gpio_io_gpio6_io4>, | 
|  | <&iomuxc_eth2_txd0_gpio_io_gpio6_io5>, | 
|  | <&iomuxc_eth2_tx_ctl_gpio_io_gpio6_io6>, | 
|  | <&iomuxc_eth2_tx_clk_gpio_io_gpio6_io7>, | 
|  | <&iomuxc_eth2_rx_ctl_gpio_io_gpio6_io8>, | 
|  | <&iomuxc_eth2_rx_clk_gpio_io_gpio6_io9>, | 
|  | <&iomuxc_eth2_rxd0_gpio_io_gpio6_io10>, | 
|  | <&iomuxc_eth2_rxd1_gpio_io_gpio6_io11>, | 
|  | <&iomuxc_eth2_rxd2_gpio_io_gpio6_io12>, | 
|  | <&iomuxc_eth2_rxd3_gpio_io_gpio6_io13>, | 
|  | <&iomuxc_eth3_mdc_gpio1_gpio_io_gpio6_io14>, | 
|  | <&iomuxc_eth3_mdio_gpio2_gpio_io_gpio6_io15>, | 
|  | <&iomuxc_eth3_txd3_gpio_io_gpio6_io16>, | 
|  | <&iomuxc_eth3_txd2_gpio_io_gpio6_io17>, | 
|  | <&iomuxc_eth3_txd1_gpio_io_gpio6_io18>, | 
|  | <&iomuxc_eth3_txd0_gpio_io_gpio6_io19>, | 
|  | <&iomuxc_eth3_tx_ctl_gpio_io_gpio6_io20>, | 
|  | <&iomuxc_eth3_tx_clk_gpio_io_gpio6_io21>, | 
|  | <&iomuxc_eth3_rx_ctl_gpio_io_gpio6_io22>, | 
|  | <&iomuxc_eth3_rx_clk_gpio_io_gpio6_io23>, | 
|  | <&iomuxc_eth3_rxd0_gpio_io_gpio6_io24>, | 
|  | <&iomuxc_eth3_rxd1_gpio_io_gpio6_io25>, | 
|  | <&iomuxc_eth3_rxd2_gpio_io_gpio6_io26>, | 
|  | <&iomuxc_eth3_rxd3_gpio_io_gpio6_io27>, | 
|  | <&iomuxc_eth4_mdc_gpio1_gpio_io_gpio6_io28>, | 
|  | <&iomuxc_eth4_mdio_gpio2_gpio_io_gpio6_io29>, | 
|  | <&iomuxc_eth4_tx_clk_gpio_io_gpio6_io30>, | 
|  | <&iomuxc_eth4_tx_ctl_gpio_io_gpio6_io31>; | 
|  | }; | 
|  |  | 
|  | /* | 
|  | * Use the NULL pinmux for the GPIO io port which is not available to | 
|  | * make the driver to be easy. | 
|  | */ | 
|  | &scmi_iomuxc { | 
|  | /omit-if-no-ref/ null_pinmux: NULL_PINMUX { | 
|  | pinmux = <0x0 0 0x0 0 0x0>; | 
|  | }; | 
|  | }; | 
|  |  | 
|  | &gpio7 { | 
|  | pinmux = <&iomuxc_eth4_txd0_gpio_io_gpio7_io0>, | 
|  | <&iomuxc_eth4_txd1_gpio_io_gpio7_io1>, | 
|  | <&iomuxc_eth4_txd2_gpio_io_gpio7_io2>, | 
|  | <&iomuxc_eth4_txd3_gpio_io_gpio7_io3>, | 
|  | <&iomuxc_eth4_rxd0_gpio_io_gpio7_io4>, | 
|  | <&iomuxc_eth4_rxd1_gpio_io_gpio7_io5>, | 
|  | <&iomuxc_eth4_rxd2_gpio_io_gpio7_io6>, | 
|  | <&iomuxc_eth4_rxd3_gpio_io_gpio7_io7>, | 
|  | <&iomuxc_eth4_rx_ctl_gpio_io_gpio7_io8>, | 
|  | <&iomuxc_eth4_rx_clk_gpio_io_gpio7_io9>, | 
|  | <&null_pinmux>, | 
|  | <&null_pinmux>, | 
|  | <&null_pinmux>, | 
|  | <&null_pinmux>, | 
|  | <&null_pinmux>, | 
|  | <&null_pinmux>, | 
|  | <&iomuxc_xspi1_data0_gpio_io_gpio7_io16>, | 
|  | <&iomuxc_xspi1_data1_gpio_io_gpio7_io17>, | 
|  | <&iomuxc_xspi1_data2_gpio_io_gpio7_io18>, | 
|  | <&iomuxc_xspi1_data3_gpio_io_gpio7_io19>, | 
|  | <&iomuxc_xspi1_data4_gpio_io_gpio7_io20>, | 
|  | <&iomuxc_xspi1_data5_gpio_io_gpio7_io21>, | 
|  | <&iomuxc_xspi1_data6_gpio_io_gpio7_io22>, | 
|  | <&iomuxc_xspi1_data7_gpio_io_gpio7_io23>, | 
|  | <&iomuxc_xspi1_dqs_gpio_io_gpio7_io24>, | 
|  | <&iomuxc_xspi1_sclk_gpio_io_gpio7_io25>, | 
|  | <&iomuxc_xspi1_ss0_b_gpio_io_gpio7_io26>, | 
|  | <&iomuxc_xspi1_ss1_b_gpio_io_gpio7_io27>; | 
|  | }; |